查看: 19410|回复: 133
打印 上一主题 下一主题

【资料下载】硬件EMC设计规范

  [复制链接] qrcode

108

主题

109

帖子

331

积分

中级会员

Rank: 3Rank: 3

积分
331
楼主
跳转到指定楼层
发表于 2015-6-24 08:40 AM | 显示全部楼层 回帖奖励 |倒序浏览 |阅读模式
电磁干扰的三要素是干扰源、干扰传输途径、干扰接收器。EMC就围绕这些问题进行研究。最基本的干扰抑制技术是屏蔽、滤波、接地。它们主要用来切断干扰的传输途径。广义的电磁兼容控制技术包括抑制干扰源的发射和提高干扰接收器的敏感度,但已延伸到其他学科领域。

本规范重点在单板的EMC设计上,附带一些必须的EMC知识及法则。在印制电路板设计阶段对电磁兼容考虑将减少电路在样机中发生电磁干扰。问题的种类包括公共阻抗耦合、串扰、高频载流导线产生的辐射和通过由互连布线和印制线形成的回路拾取噪声等。

在高速逻辑电路里,这类问题特别脆弱,原因很多:

1、电源与地线的阻抗随频率增加而增加,公共阻抗耦合的发生比较频繁;

2、信号频率较高,通过寄生电容耦合到步线较有效,串扰发生更容易;

3、信号回路尺寸与时钟频率及其谐波的波长相比拟,辐射更加显著。

4、引起信号线路反射的阻抗不匹配问题。


一、总体概念及考虑
二、布局
三、布线
四、屏蔽
五、接地
六、滤波
附件: [ 回复后可下载
附件 ] 硬件EMC设计规范.zip
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

快速回复 返回顶部 返回列表