查看: 431|回复: 6
打印 上一主题 下一主题

PCB Layout的走线策略

[复制链接] qrcode

7

主题

79

帖子

169

积分

注册会员

Rank: 2

积分
169
楼主
跳转到指定楼层
发表于 2015-11-30 12:54 PM | 显示全部楼层 回帖奖励 |倒序浏览 |阅读模式
主要讲三个方面的:
1、直角走线
尽管有些资料上认为试验证明直角走线并不是一个问题,因为在制造的时候,直角线并不能成为真正的“直角”。但是大多数的人还是相信直角走线会带来一定的问题,所以我们还是要尽量避免。一般说来,直角走线可能会带来诸如尖角EMI、阻抗不连续以及影响上升时间等等SI问题。
2、蛇行走线
一般说来,尽量避免时钟线的蛇行走线问题,可是现实总是喜欢和我们开玩笑,其实很多时候需要蛇行走线的恰恰是时钟线,比如普通时钟系统中的各个driver和receiver间的时钟都需要等长(当然有些时钟芯片可以延时编程的除外)。
既然有这种需要,那我们只能尽量缩小它的影响。有这么几种方法。一是尽量避免在很小的区域内走蛇行线;二是尽量拉大蛇行线的绕线间隔;三是选取不同的绕线方法,不规则的绕线方法更可取(宁愿牺牲美观),螺旋线也比规则的蛇行线效果好。
3、差分线
差分线的一般要求是等距等长,但实际上一般不可能满足这些要求。必须有个取舍。总的要求是尽量满足等长。另外差分线也需要参考平面,一般说来,走差分形式的信号都是关键信号,所以尽量靠近地层走线,当然如果芯片datasheet上要求该差分线靠近某个电源层的例外。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

快速回复 返回顶部 返回列表