查看: 2191|回复: 49
打印 上一主题 下一主题

实用AD9779A的问题

[复制链接] qrcode

0

主题

4

帖子

10

积分

新手上路

Rank: 1

积分
10
楼主
发表于 2015-4-1 10:28 AM | 显示全部楼层
是没人知道可能的原因还是没人愿意回答?我都等了一年了                                                                                                                                                                       
回复 支持 反对

使用道具 举报

0

主题

4

帖子

10

积分

新手上路

Rank: 1

积分
10
沙发
发表于 2015-4-27 06:46 PM | 显示全部楼层
配置还没回读过,除了杂散信号幅度增到与主信号大小差不多大外,其余信号是正常的。

配置是:
Fdata 61.44MHz 内插8倍,+fs/8 shift 模式,FPGA给DAC中心频率是17.56MHz,对应模式后DAC输出中心频率在79MHz,泄露信号中心位置仍与上面讨论的杂散信号位置一致,即在61.44+61.44-17.56= 105.32MHz位置,杂散信号幅度与主信号幅度基本一致
无成 发表于 2011/4/23 8:30:00


老兄是做信号处理的还是电路设计的?感觉好像是单挑包干制

个人认为这个问题应该先从信号本身的变换过程去分析,定位可能出状况的地方在去解决
回读DAC的配置可以迅速排查是否DAC工作状态异常,是比较好做的,如果DAC工作正常,FPGA基本上就托不了干系了

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?立即注册

x
回复 支持 反对

使用道具 举报

0

主题

4

帖子

10

积分

新手上路

Rank: 1

积分
10
板凳
发表于 2015-4-28 06:15 AM | 显示全部楼层
谢谢renno,renno对正交调制理解非常透彻,我受益匪浅,谢谢。
我们9779的应用有两种,一种中频应用,另一种是iq信号后经iq调制器直接调制到射频,这里会有本振泄露,但是通过你说的调整dac增益偏差,是可以消除这个信号的。
我前面说的0频杂散(61.44MHz)主要还是中频应用,在FPGA没有给DAC数字信号或FPGA给DAC正常信号时,在dac输出61.44MHz(搬移61.44MHz模式)会有高于底噪的一个信号。
另外前面讨论的29.56MHz对应杂散现象可用第一级滤波解释,我们在测试中还发现一个奇怪现象,没次设备开关,杂散信号出现的情况可能不一样:例如,少数情况下,设备重新开关,杂散信号会突然冒出与有用信号幅度一样大的情况,设备再重开关后,杂散信号就会恢复到原来大小,或者有时候杂散信号会没有,重开关又有,如果说是滤波器没有将开始的信号滤除,那应该每次杂散信号的幅度应该是一致的呀?这可以通过什么解释吗?
还有一点我也不是很明白,就是既然第一级滤波器通道只有0.4MHz左右,我们应用在29.56M时已超出通带,那此时波动应该会有2,3dB以上,但我们在测试时,整个带内波动在1dB以内,这应该怎么看呢?
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

快速回复 返回顶部 返回列表